tft每日頭條

 > 生活

 > pcb布線設置圖解

pcb布線設置圖解

生活 更新时间:2024-06-23 10:11:16

PCB又被稱為印刷電路闆(Printed Circuit Board),它可以實現電子元器件間的線路連接和功能實現,也是電源電路設計中重要的組成部分。今天就将以本文來介紹PCB闆布局布線的基本規則。

一、元件布局基本規則


1. 按電路模塊進行布局,實現同一功能的相關電路稱為一個模塊,電路模塊中的元件應采用就近集中原則,同時數字電路和模拟電路分開;

2.定位孔、标準孔等非安裝孔周圍1.27mm 内不得貼裝元、器件,螺釘等安裝孔周圍3.5mm(對于M2.5)、4mm(對于M3)内不得貼裝元器件;

3. 卧裝電阻、電感(插件)、電解電容等元件的下方避免布過孔,以免波峰焊後過孔與元件殼體短路;

4. 元器件的外側距闆邊的距離為5mm;

5. 貼裝元件焊盤的外側與相鄰插裝元件的外側距離大于2mm;

6. 金屬殼體元器件和金屬件(屏蔽盒等)不能與其它元器件相碰,不能緊貼印制線、焊盤,其間距應大于2mm。定位孔、緊固件安裝孔、橢圓孔及闆中其它方孔外側距闆邊的尺寸大于3mm;

7. 發熱元件不能緊鄰導線和熱敏元件;高熱器件要均衡分布;

8. 電源插座要盡量布置在印制闆的四周,電源插座與其相連的彙流條接線端應布置在同側。特别應注意不要把電源插座及其它焊接連接器布置在連接器之間,以利于這些插座、連接器的焊接及電源線纜設計和紮線。電源插座及焊接連接器的布置間距應考慮方便電源插頭的插拔;

9. 其它元器件的布置:
所有IC元件單邊對齊,有極性元件極性标示明确,同一印制闆上極性标示不得多于兩個方向,出現兩個方向時,兩個方向互相垂直;

10、闆面布線應疏密得當,當疏密差别太大時應以網狀銅箔填充,網格大于8mil(或0.2mm);
  
11、貼片焊盤上不能有通孔,以免焊膏流失造成元件虛焊。重要信号線不準從插座腳間穿過;
  
12、貼片單邊對齊,字符方向一緻,封裝方向一緻;
  
13、有極性的器件在以同一闆上的極性标示方向盡量保持一緻。

二、元件布線規則


1、畫定布線區域距PCB闆邊≤1mm的區域内,以及安裝孔周圍1mm内,禁止布線;
  
2、電源線盡可能的寬,不應低于18mil;信号線寬不應低于12mil;cpu入出線不應低于10mil(或8mil);線間距不低于10mil;
  
3、正常過孔不低于30mil;

4、雙列直插:焊盤60mil,孔徑40mil;
1/4W電阻:51*55mil(0805表貼);直插時焊盤62mil,孔徑42mil;
無極電容:51*55mil(0805表貼);直插時焊盤50mil,孔徑28mil;

5、注意電源線與地線應盡可能呈放射狀,以及信号線不能出現回環走線。

如何提高抗幹擾能力和電磁兼容性?

在研制帶處理器的電子産品時,如何提高抗幹擾能力和電磁兼容性?

1、下面的一些系統要特别注意抗電磁幹擾:
(1) 微控制器時鐘頻率特别高,總線周期特别快的系統。
(2) 系統含有大功率,大電流驅動電路,如産生火花的繼電器,大電流開關等。
(3) 含微弱模拟信号電路以及高精度A/D變換電路的系統。


pcb布線設置圖解(一般人我不告訴他)1


2、為增加系統的抗電磁幹擾能力采取如下措施:

(1) 選用頻率低的微控制器:
選用外時鐘頻率低的微控制器可以有效降低噪聲和提高系統的抗幹擾能力。同樣頻率的方波和正弦波,方波中的高頻成份比正弦波多得多。雖然方波的高頻成份的波的幅度,比基波小,但頻率越高越容易發射出成為噪聲源,微控制器産生的最有影響的高頻噪聲大約是時鐘頻率的3倍。

(2) 減小信号傳輸中的畸變
微控制器主要采用高速CMOS技術制造。信号輸入端靜态輸入電流在1mA左右,輸入電容10PF左右,輸入阻抗相當高,高速CMOS電路的輸出端都有相當的帶載能力,即相當大的輸出值,将一個門的輸出端通過一段很長線引到輸入阻抗相當高的輸入端,反射問題就很嚴重,它會引起信号畸變,增加系統噪聲。當Tpd》Tr時,就成了一個傳輸線問題,必須考慮信号反射,阻抗匹配等問題。

信号在印制闆上的延遲時間與引線的特性阻抗有關,即與印制線路闆材料的介電常數有關。可以粗略地認為,信号在印制闆引線的傳輸速度,約為光速的1/3到1/2之間。微控制器構成的系統中常用邏輯電話元件的Tr(标準延遲時間)為3到18ns之間。

在印制線路闆上,信号通過一個7W的電阻和一段25cm長的引線,線上延遲時間大緻在4~20ns之間。也就是說,信号在印刷線路上的引線越短越好,最長不宜超過25cm。而且過孔數目也應盡量少,最好不多于2個。

當信号的上升時間快于信号延遲時間,就要按照快電子學處理。此時要考慮傳輸線的阻抗匹配,對于一塊印刷線路闆上的集成塊之間的信号傳輸,要避免出現Td》Trd的情況,印刷線路闆越大系統的速度就越不能太快。

用以下結論歸納印刷線路闆設計的一個規則:
信号在印刷闆上傳輸,其延遲時間不應大于所用器件的标稱延遲時間。

(3) 減小信号線間的交互幹擾:
A點一個上升時間為Tr的階躍信号通過引線AB傳向B端。信号在AB線上的延遲時間是Td。在D點,由于A點信号的向前傳輸,到達B點後的信号反射和AB線的延遲,Td時間以後會感應出一個寬度為Tr的頁脈沖信号。在C點,由于AB上信号的傳輸與反射,會感應出一個寬度為信号在AB線上的延遲時間的兩倍,即2Td的正脈沖信号。這就是信号間的交互幹擾。幹擾信号的強度與C點信号的di/at有關,與線間距離有關。當兩信号線不是很長時,AB上看到的實際是兩個脈沖的疊加。

CMOS工藝制造的微控制由輸入阻抗高,噪聲高,噪聲容限也很高,數字電路是疊加100~200mv噪聲并不影響其工作。若圖中AB線是一模拟信号,這種幹擾就變為不能容忍。如印刷線路闆為四層闆,其中有一層是大面積的地,或雙面闆,信号線的反面是大面積的地時,這種信号間的交*幹擾就會變小。原因是,大面積的地減小了信号線的特性阻抗,信号在D端的反射大為減小。特性阻抗與信号線到地間的介質的介電常數的平方成反比,與介質厚度的自然對數成正比。若AB線為一模拟信号,要避免數字電路信号線CD對AB的幹擾,AB線下方要有大面積的地,AB線到CD線的距離要大于AB線與地距離的2~3倍。可用局部屏蔽地,在有引結的一面引線左右兩側布以地線。

(4) 減小來自電源的噪聲
電源在向系統提供能源的同時,也将其噪聲加到所供電的電源上。電路中微控制器的複位線,中斷線,以及其它一些控制線最容易受外界噪聲的幹擾。電網上的強幹擾通過電源進入電路,即使電池供電的系統,電池本身也有高頻噪聲。模拟電路中的模拟信号更經受不住來自電源的幹擾。

(5) 注意印刷線闆與元器件的高頻特性
在高頻情況下,印刷線路闆上的引線,過孔,電阻、電容、接插件的分布電感與電容等不可忽略。電容的分布電感不可忽略,電感的分布電容不可忽略。電阻産生對高頻信号的反射,引線的分布電容會起作用,當長度大于噪聲頻率相應波長的1/20時,就産生天線效應,噪聲通過引線向外發射。

印刷線路闆的過孔大約引起0.6pf的電容。

一個集成電路本身的封裝材料引入2~6pf電容。


pcb布線設置圖解(一般人我不告訴他)2


一個線路闆上的接插件,有520nH的分布電感。一個雙列直扡的24引腳集成電路扡座,引入4~18nH的分布電感。

這些小的分布參數對于這行較低頻率下的微控制器系統中是可以忽略不計的;而對于高速系統必須予以特别注意。

(6) 元件布置要合理分區
元件在印刷線路闆上排列的位置要充分考慮抗電磁幹擾問題,原則之一是各部件之間的引線要盡量短。在布局上,要把模拟信号部分,高速數字電路部分,噪聲源部分(如繼電器,大電流開關等)這三部分合理地分開,使相互間的信号耦合為最小。

G 處理好接地線
印刷電路闆上,電源線和地線最重要。克服電磁幹擾,最主要的手段就是接地。

對于雙面闆,地線布置特别講究,通過采用單點接地法,電源和地是從電源的兩端接到印刷線路闆上來的,電源一個接點,地一個接點。印刷線路闆上,要有多個返回地線,這些都會聚到回電源的那個接點上,就是所謂單點接地。所謂模拟地、數字地、大功率器件地開分,是指布線分開,而最後都彙集到這個接地點上來。與印刷線路闆以外的信号相連時,通常采用屏蔽電纜。對于高頻和數字信号,屏蔽電纜兩端都接地。低頻模拟信号用的屏蔽電纜,一端接地為好。

對噪聲和幹擾非常敏感的電路或高頻噪聲特别嚴重的電路應該用金屬罩屏蔽起來。

(7) 用好去耦電容。
好的高頻去耦電容可以去除高到1GHZ的高頻成份。陶瓷片電容或多層陶瓷電容的高頻特性較好。設計印刷線路闆時,每個集成電路的電源,地之間都要加一個去耦電容。去耦電容有兩個作用:一方面是本集成電路的蓄能電容,提供和吸收該集成電路開門關門瞬間的充放電能;另一方面旁路掉該器件的高頻噪聲。數字電路中典型的去耦電容為0.1uf的去耦電容有5nH分布電感,它的并行共振頻率大約在7MHz左右,也就是說對于10MHz以下的噪聲有較好的去耦作用,對40MHz以上的噪聲幾乎不起作用。

1uf,10uf電容,并行共振頻率在20MHz以上,去除高頻率噪聲的效果要好一些。在電源進入印刷闆的地方和一個1uf或10uf的去高頻電容往往是有利的,即使是用電池供電的系統也需要這種電容。

每10片左右的集成電路要加一片充放電電容,或稱為蓄放電容,電容大小可選10uf。最好不用電解電容,電解電容是兩層溥膜卷起來的,這種卷起來的結構在高頻時表現為電感,最好使用膽電容或聚碳酸醞電容。

去耦電容值的選取并不嚴格,可按C=1/f計算;即10MHz取0.1uf,對微控制器構成的系統,取0.1~0.01uf之間都可以。

3、降低噪聲與電磁幹擾的一些經驗。
(1) 能用低速芯片就不用高速的,高速芯片用在關鍵地方。
(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。
(3) 盡量為繼電器等提供某種形式的阻尼。
(4) 使用滿足系統要求的最低頻率時鐘。
(5) 時鐘産生器盡量*近到用該時鐘的器件。石英晶體振蕩器外殼要接地。
(6) 用地線将時鐘區圈起來,時鐘線盡量短。
(7) I/O驅動電路盡量*近印刷闆邊,讓其盡快離開印刷闆。對進入印制闆的信号要加濾波,從高噪聲區來的信号也要加濾波,同時用串終端電阻的辦法,減小信号反射。
(8) MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。
(10) 印制闆盡量使用45折線而不用90折線布線以減小高頻信号對外的發射與耦合。
(11) 印制闆按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
(12) 單面闆和雙面闆用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層闆以減小電源,地的容生電感。
(13) 時鐘、總線、片選信号要遠離I/O線和接插件。
(14) 模拟電壓輸入線、參考電壓端要盡量遠離數字電路信号線,特别是時鐘。
(15) 對A/D類器件,數字部分與模拟部分甯可統一下也不要交*。
(16) 時鐘線垂直于I/O線比平行I/O線幹擾小,時鐘元件引腳遠離I/O電纜。
(17) 元件引腳盡量短,去耦電容引腳盡量短。
(18) 關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。
(19) 對噪聲敏感的線不要與大電流,高速開關線平行。
(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。
(21) 弱信号電路,低頻電路周圍不要形成電流環路。
(22) 任何信号都不要形成環路,如不可避免,讓環路區盡量小。
(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。
(24) 用大容量的钽電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

聲明:

本文轉載網絡,如涉及作品内容、版權和其它問題,請于聯系工作人員,我們将在第一時間和您對接删除處理!


,

更多精彩资讯请关注tft每日頭條,我们将持续为您更新最新资讯!

查看全部

相关生活资讯推荐

热门生活资讯推荐

网友关注

Copyright 2023-2024 - www.tftnews.com All Rights Reserved