tft每日頭條

 > 生活

 > 全志c100芯片

全志c100芯片

生活 更新时间:2024-11-19 19:21:21
前 言

本文檔主要介紹全志A40i開發闆豐富的硬件接口資源,以及開發設計中的一些注意事項等内容。全志這塊A40i的開發闆,是源自創龍科技最新代表作品,其核心闆采用“100%國産+工業級”設計,外觀精美,可玩性很高,在國産芯片勢頭正猛的情況下,究竟真的是電力用戶的首選嗎?一起來看看!

由于内容篇幅過長,故分為上中下三篇文章,本篇章為中,内容詳細覆蓋了:Watchdog接口、CAMERA接口、AUDIO接口、MIPI顯示接口、RGB顯示接口、LVDS顯示接口、HDMI OUT接口、VGA顯示接口、CVBS OUT接口、TVIN接口等,歡迎各位嵌入式愛好者關注查看。

創龍科技TLA40i-EVM是一款基于全志科技A40i處理器設計的4核ARM Cortex-A7高性能低功耗國産開發闆。

全志c100芯片(全志A40i開發闆硬件說明書)1

開發闆硬件資源圖解1

全志c100芯片(全志A40i開發闆硬件說明書)2

開發闆硬件資源圖解

A40i處理器的IO電平标準一般為1.8V和3.3V,上拉電源一般不超過3.3V,當外接信号電平與IO電平不匹配時,中間需增加電平轉換芯片或信号隔離芯片。按鍵或接口需考慮ESD設計,ESD器件選型時需注意結電容是否偏大,否則可能會影響到信号通信。

設計注意事項:

TWI0總線在核心闆内部已設計上拉2K電阻至3.3V。

Watchdog接口

評估底闆引出3pin 2.54mm間距排針(J1)作為Watchdog功能配置接口,可通過跳線帽配置使能Watchdog功能。軟件上可通過G19/PB12/WD_SET0來控制Watchdog超時時長。

全志c100芯片(全志A40i開發闆硬件說明書)3

圖 44

全志c100芯片(全志A40i開發闆硬件說明書)4

圖 45

CAMERA接口

J11為CAMERA0攝像頭接口,J12為CAMERA1攝像頭接口,均采用2x 12pin排針方式,間距2.54mm。

全志c100芯片(全志A40i開發闆硬件說明書)5

圖 46

全志c100芯片(全志A40i開發闆硬件說明書)6

圖 47

全志c100芯片(全志A40i開發闆硬件說明書)7

圖 48

AUDIO接口

CON15為LINE IN音頻接口,CON26為H/P(Headphone) OUT音頻接口,均采用3.5mm音頻插座。

全志c100芯片(全志A40i開發闆硬件說明書)8

圖 49

全志c100芯片(全志A40i開發闆硬件說明書)9

圖 50

CON28為MIPI顯示屏接口,采用40pin FFC連接器,間距0.5mm。

J7為MIPI顯示屏的電容觸摸接口,采用6pin FFC連接器,間距0.5mm。

全志c100芯片(全志A40i開發闆硬件說明書)10

圖 51

全志c100芯片(全志A40i開發闆硬件說明書)11

圖 52

設計注意事項:

(1)若J7的nINT引腳需分配使用其他IO,請使用引腳信号名稱包含EINTx字段(支持中斷功能)的IO引腳。

RGB顯示接口

CON11為RGB顯示屏接口,采用40pin FFC連接器,間距0.5mm。

全志c100芯片(全志A40i開發闆硬件說明書)12

圖 53

全志c100芯片(全志A40i開發闆硬件說明書)13

圖 54

設計注意事項:

RGB顯示接口使用的LCD0信号與LVDS0、LVDS1信号為複用關系,如下圖所示。

全志c100芯片(全志A40i開發闆硬件說明書)14

圖 55

通過F24/PB20/PWM4引腳輸出PWM控制LCD背光,外部預留下拉4.7K電阻到地。

RGB顯示接口、LVDS顯示接口同時連接了TPX1、TPX2、TPY1、TPY2四線電阻觸摸信号,請勿同時連接兩種顯示設備。

LVDS顯示接口

CON12為雙路8bit LVDS顯示接口,采用2x 15pin雙排針,間距2.0mm,包含LVDS信号及供電電源。CON13為背光控制接口,采用6pin白色端子座,間距2.54mm。J5為電阻觸摸屏接口,采用4pin排針,間距2.54mm。

全志c100芯片(全志A40i開發闆硬件說明書)15

圖 56

全志c100芯片(全志A40i開發闆硬件說明書)16

圖 57

設計注意事項:

LVDS0、LVDS1信号與LCD0信号為複用關系。

LVDS顯示接口、RGB顯示接口同時連接了TPX1、TPX2、TPY1、TPY2四線電阻觸摸信号,請勿同時連接兩種顯示設備。

HDMI OUT接口

CON10為HDMI OUT視頻輸出接口,采用标準19pin HDMI座。

全志c100芯片(全志A40i開發闆硬件說明書)17

圖 58

全志c100芯片(全志A40i開發闆硬件說明書)18

圖 59

設計注意事項:

HDMI座子的HPLG信号需下拉27K電阻到地,當外部設備接入時,會将此信号拉高。

V9/HDMI_HSCL和W9/HDMI_HSDA的IO電平為3.3V,需轉換為5V電平再引出至HDMI座。

VGA顯示接口

CON14為VGA視頻輸出接口,由TVOUT0、TVOUT1、TVOUT2引出,采用15pin VGA座。

全志c100芯片(全志A40i開發闆硬件說明書)19

圖 60

全志c100芯片(全志A40i開發闆硬件說明書)20

圖 61

設計注意事項:

(1)U5/PD26/LCD0_HSYNC和U6/PD27/LCD0_VSYNC的IO電平為3.3V,需轉換為5V電平再引出至VGA座。

CVBS OUT接口

J9為CVBS OUT接口,由TVOUT3引出,采用RCA蓮花座。

全志c100芯片(全志A40i開發闆硬件說明書)21

圖 62

全志c100芯片(全志A40i開發闆硬件說明書)22

圖 63

TVIN接口

J8為TVIN接口,由TVIN0、TVIN1、TVIN2、TVIN3引出,采用用6pin 2.54mm白色端子形式。

全志c100芯片(全志A40i開發闆硬件說明書)23

圖 64

全志c100芯片(全志A40i開發闆硬件說明書)24

圖 65

本篇第二部分章節已完,第三篇内容将講解關于A40i開發闆的USB接口、Ethernet接口、4G模塊拓展接口、WIFI模塊、藍牙模塊、SATA接口、SDIO接口、拓展IO信号接口等。通過詳細的A40i開發闆硬件資源介紹,相信大家對于這塊國産闆卡還是非常感興趣的,應用在智能電力領域上也非常合适,關于顯示相關的多個特色案例也非常豐富,可以了解。

,

更多精彩资讯请关注tft每日頭條,我们将持续为您更新最新资讯!

查看全部

相关生活资讯推荐

热门生活资讯推荐

网友关注

Copyright 2023-2024 - www.tftnews.com All Rights Reserved