邏輯電平是幹啥的?“TTL電平”最常用于有關電專業,如:電路、數字電路、微機原理與接口技術、單片機等課程中都有所涉及在數字電路中隻有兩種電平(高和低)高電平 5V、低電平0V.同樣運用比較廣泛的還有CMOS電平、232電平、485電平等,我來為大家科普一下關于邏輯電平是幹啥的?以下内容希望對你有幫助!
“TTL電平”最常用于有關電專業,如:電路、數字電路、微機原理與接口技術、單片機等課程中都有所涉及。在數字電路中隻有兩種電平(高和低)高電平 5V、低電平0V.同樣運用比較廣泛的還有CMOS電平、232電平、485電平等。
TTL電路
TTL集成電路的主要型式為晶體管-晶體管邏輯門(transistor-transistor logic gate),TTL大部分都采用5V電源。
1.輸出高電平Uoh和輸出低電平Uol
Uoh≥2.4V,Uol≤0.4V
2.輸入高電平和輸入低電平
Uih≥2.0V,Uil≤0.8V
cmos電路
CMOS電路是電壓控制器件,輸入電阻極大,對于幹擾信号十分敏感,因此不用的輸入端不應開路,接到地或者電源上。CMOS電路的優點是噪聲容限較寬,靜态功耗很小。
1.輸出高電平Uoh和輸出低電平Uol
Uoh≈VCC,Uol≈GND
2.輸入高電平Uoh和輸入低電平Uol
Uih≥0.7VCC,Uil≤0.2VCC(VCC為電源電壓,GND為地)
從上面可以看出:
在同樣5V電源電壓情況下,cmos電路可以直接驅動TTL,因為CMOS的輸出高電平大于2.0V,輸出低電平小于0.8V;而TTL電路則不能直接驅動CMOS電路,TTL的輸出高電平為大于2.4V,如果落在2.4V~3.5V之間,則CMOS電路就不能檢測到高電平,低電平小于0.4V滿足要求,所以在TTL電路驅動cmos電路時需要加上拉電阻。如果出現不同電壓電源的情況,也可以通過上面的方法進行判斷。
如果電路中出現3.3V的cmos電路去驅動5V cmos電路的情況,如3.3V單片機去驅動74HC,這種情況有以下幾種方法解決,最簡單的就是直接将74HC換成74HCT(74系列的輸入輸出在下面有介紹)的芯片,因為3.3V CMOS可以直接驅動5V的TTL電路;或者加電壓轉換芯片;還有就是把單片機的I/O口設為開漏,然後加上拉電阻到5V,這種情況下得根據實際情況調整電阻的大小,以保證信号的上升沿時間。
74系列簡介
74系列可以說是我們平時接觸的最多的芯片,74系列中分為很多種,而我們平時用得最多的應該是以下幾種:74LS,74HC,74HCT這三種,這三種系列在電平方面的區别如下:
輸入電平輸出電平
74LS TTL電平TTL電平
74HC cmos電平cmos電平
74HCT TTL電平cmos電平
TTL和CMOS電平
1、TTL電平(什麼是TTL電平):
輸出高電平>2.4V,輸出低電平=2.0V,輸入低電平cmos 3.3v),所以互相連接時需要電平的轉換:就是用兩個電阻對電平分壓,沒有什麼高深的東西。
2、OC門,即集電極開路門電路,OD門,即漏極開路門電路,必須外界上拉電阻和電源才能将開關電平作為高低電平用。否則它一般隻作為開關大電壓和大電流負載,所以又叫做驅動門電路。
3、TTL和cmos電路比較:
1)TTL電路是電流控制器件,而CMOS電路是電壓控制器件。
2)TTL電路的速度快,傳輸延遲時間短(5-10ns),但是功耗大。cmos電路的速度慢,傳輸延遲時間長(25-50ns),但功耗低。cmos電路本身的功耗與輸入信号的脈沖頻率有關,頻率越高,芯片集越熱,這是正常現象。
3)cmos電路的鎖定效應:
cmos電路由于輸入太大的電流,内部的電流急劇增大,除非切斷電源,電流一直在增大。這種效應就是鎖定效應。當産生鎖定效應時,cmos的内部電流能達到40mA以上,很容易燒毀芯片。
防禦措施:1)在輸入端和輸出端加鉗位電路,使輸入和輸出不超過不超過規定電壓。2)芯片的電源輸入端加去耦電路,防止VDD端出現瞬間的高壓。3)在VDD和外電源之間加限流電阻,即使有大的電流也不讓它進去。4)當系統由幾個電源分别供電時,開關要按下列順序:開啟時,先開啟cmos路得電源,再開啟輸入信号和負載的電源;關閉時,先關閉輸入信号和負載的電源,再關閉cmos電路的電源。
,更多精彩资讯请关注tft每日頭條,我们将持续为您更新最新资讯!