tft每日頭條

 > 生活

 > 粗糙芯片怎麼獲得

粗糙芯片怎麼獲得

生活 更新时间:2025-02-01 18:18:05

【嘉德點評】武漢新芯提出的閃存器件制作方法中,避免了由于光刻膠圖形化造成的缺陷,并且降低了生産成本,同時提高了浮栅的均一性。

集微網消息,新冠肺炎的影響導緻武漢一直處于封城狀态,也勢必會影響到武漢三大晶圓廠之一的武漢新芯的運營情況,目前武漢新芯已經下調了第一季度NOR Flash的産能。

當前武漢新芯NOR Flash出貨主要面向PC、手機、真無線藍牙耳機(TWS)、智能電網等市場,其NOR Flash産能約占全球的10%左右。尤其在索尼、華為、小米等品牌相繼推出TWS産品之後,NOR Flash俨然成為舞台焦點。

一般而言,用于存儲數據的半導體存儲器分為易失性存儲器和非易失性存儲器件,易失性存儲器在電源中斷時易于丢失數據,而非易失性存儲器件在電源關閉後仍可及時保存存儲器内部信息,而且非易失性存儲器件具有成本低、密度大等特點,使得非易失性存儲器件廣泛應用于各個領域。非易失性存儲器件包含有與非(NAND)及或非(NOR)型閃存(Flash Memory)類型,前者雖然存儲容量較大,但讀寫速度較慢,而後者的速度相對較快。

Nor Flash工藝在尺寸不斷減小的過程中,對于ONO(氧化矽-氮化矽-氧化矽)填充之前存儲區隔離氧化層去除後缺陷的要求也越來越高。雖然可以通過濕法幹法混合,以及為每一次刻蝕配以圖形化來避免光刻膠在濕法刻蝕中遷移帶來的缺陷,但這樣無外乎會增加生産成本。

因此,為了解決上述技術問題,武漢新芯,申請了一項名為“閃存器件及其制作方法”(申請号:201911090126.1)的發明專利,申請人為武漢新芯集成電路制造有限公司。

粗糙芯片怎麼獲得(專利解密武漢新芯改良)1

圖1 閃存器件制作方法流程圖

上圖是該發明提出的一種閃存器件制作方法流程圖,它主要有五大步驟組成。

第一步

我們首先需要提供一個半導體襯底100(比如矽襯底、碳化矽襯底等),襯底100包含存儲區100A與外圍區100B,并且在襯底100内部會形成多個隔離結構110。

粗糙芯片怎麼獲得(專利解密武漢新芯改良)2

圖2 生産步驟結構圖1

第二步

之後在隔離結構110和襯底100上形成多晶矽材質的浮栅材料層130以及含有氧化矽的氧化層140。這裡要注意的是浮栅材料層130必須要完全覆蓋隔離結構110與襯底100,同時氧化層140也應覆蓋浮栅材料層130。

第三步

然後我們要平坦化氧化層140和浮栅材料層130,直到它們暴露出存儲區100A内的隔離結構110的上表面。這樣存儲區100A内剩餘的浮栅材料層形成浮栅130A,并且外圍區100B也會保留一部分的浮栅材料層130B,如下圖所示。

粗糙芯片怎麼獲得(專利解密武漢新芯改良)3

圖3 生産步驟結構圖2

第四步

接着我們采用濕法刻蝕去除浮栅130A之間部分隔離結構110,并繼續采用如等離子體刻蝕等技術,繼續刻蝕隔離結構110。通過工藝控制,使得剩餘的隔離結構110達到預定的深度,即與浮栅130A的下表面平齊。

粗糙芯片怎麼獲得(專利解密武漢新芯改良)4

圖4 生産步驟結構圖3

第五步

最後我們要去除外圍區100B保留的部分浮栅材料層130B。可以先讓其形成圖形化的光刻膠層,這樣就能暴露出浮栅材料層130B,然後以圖形化的光刻膠層為掩膜,刻蝕去除所述浮栅材料層130B,最後再灰化去除圖形化的光刻膠層。

武漢新芯提出的閃存器件制作方法中,在浮栅材料層上形成氧化層,平坦化氧化層與浮栅材料層之後,存儲區内剩餘的浮栅材料層就形成浮栅并且其外圍區會保留部分浮栅材料層,然後再令其為掩膜刻蝕浮栅之間的隔離結構,這樣能夠節省圖形化工藝,避免了由于光刻膠圖形化造成的缺陷,并且降低了生産成本,同時提高了浮栅的均一性。

關于嘉德

粗糙芯片怎麼獲得(專利解密武漢新芯改良)5

深圳市嘉德知識産權服務有限公司由曾在華為等世界500強企業工作多年的知識産權專家、律師、專利代理人組成,熟悉中歐美知識産權法律理論和實務,在全球知識産權申請、布局、訴訟、許可談判、交易、運營、标準專利協同創造、專利池建設、展會知識産權、跨境電商知識産權、知識産權海關保護等方面擁有豐富的經驗。(校對/holly)

,

更多精彩资讯请关注tft每日頭條,我们将持续为您更新最新资讯!

查看全部

相关生活资讯推荐

热门生活资讯推荐

网友关注

Copyright 2023-2025 - www.tftnews.com All Rights Reserved