tft每日頭條

 > 知識

 > 快易購關于集成電路設計流程詳解

快易購關于集成電路設計流程詳解

知識 更新时间:2024-09-13 23:10:28

  功能設計階段。設計人員産品的應用場合,設定一些諸如功能、操作速度、接口規格、環境溫度及消耗功率等規格,以做為将來電路設計時的依據。更可進一步規劃軟件模塊及硬件模塊該如何劃分,哪些功能該整合于SOC 内,哪些功能可以設計在電路闆上。

  設計描述和行為級驗證供能設計完成後,可以依據功能将SOC 劃分為若幹功能模塊,并決定實現這些功能将要使用的IP 核。此階段将接影響了SOC 内部的架構及各模塊間互動的訊号,及未來産品的可靠性。決定模塊之後,可以用VHDL 或Verilog 等硬件描述語言實現各模塊的設計。接着,利用VHDL 或Verilog 的電路仿真器,對設計進行功能驗證(functionsimulation,或行為驗證 behavioral simulation)。注意,這種功能仿真沒有考慮電路實際的延遲,但無法獲得精确的結果。

  邏輯綜合确定設計描述正确後,可以使用邏輯綜合工具(synthesizer)進行綜合。綜合過程中,需要選擇适當的邏輯器件庫(logic cell library),作為合成邏輯電路時的參考依據。硬件語言設計描述文件的編寫風格是決定綜合工具執行效率的一個重要因素。事實上,綜合工具支持的HDL 語法均是有限的,一些過于抽象的語法隻适于作為系統評估時的仿真模型,而不能被綜合工具接受邏輯綜合得到門級網表。

  門級驗證(Gate-Level Netlist Verification)門級功能驗證是寄存器傳輸級驗證。主要的工作是要确認經綜合後的電路是否符合功能需求,該工作一般利用門電路級驗證工具完成。注意,此階段仿真需要考慮門電路的延遲。

  布局和布線布局指将設計好的功能模塊合理地安排在芯片上,規劃好它們的位置。布線則指完成各模塊之間互連的連線。注意,各模塊之間的連線通常比較長,因此,産生的延遲會嚴重影響SOC的性能,尤其在0.25 微米制程以上,這種現象更為顯著。

更多精彩资讯请关注tft每日頭條,我们将持续为您更新最新资讯!

查看全部

相关知識资讯推荐

热门知識资讯推荐

网友关注

Copyright 2023-2024 - www.tftnews.com All Rights Reserved