數字電子技術期中考試題?數字電子複習題一、填空題: ,我來為大家科普一下關于數字電子技術期中考試題?以下内容希望對你有幫助!
數字電子複習題
一、填空題:
1、由二值變量所構成的因果關系稱為 邏輯 關系。能夠反映和處理 邏輯 關系的數學工具稱為邏輯代數。
2、在正邏輯的約定下,“1”表示 高 電平,“0”表示 低 電平。
3、數字電路中,輸入信号和輸出信号之間的關系是 邏輯 關系,所以數字電路也稱為 邏輯 電路。在 邏輯 關系中,最基本的關系是 與邏輯 、 或邏輯 和 非邏輯 。
4、用來表示各種計數制數碼個數的數稱為 基數 ,同一數碼在不同數位所代表的
權 不同。十進制計數各位的 基數 是10, 位權 是10的幂。
5、 8421 BCD碼和 2421 碼是有權碼; 餘3 碼和 格雷 碼是無權碼。
6、 進位計數制 是表示數值大小的各種方法的統稱。一般都是按照進位方式來實現計數的,簡稱為 數 制。任意進制數轉換為十進制數時,均采用 按位權展開求和 的方法。
7、十進制整數轉換成二進制時采用 除2取餘 法;十進制小數轉換成二進制時采用
乘2取整 法。
8、十進制數轉換為八進制和十六進制時,應先轉換成 二進 制,然後再根據轉換
的 二進 數,按照 三個數碼 一組轉換成八進制;按 四個數碼 一組轉換成十六進制。
9、邏輯代數的基本定律有 交換 律、 結合 律、 分配 律、 反演 律和 非非 律。
10、最簡與或表達式是指在表達式中 與項中的變量 最少,且 或項 也最少。
13、卡諾圖是将代表 最小項 的小方格按 相鄰 原則排列而構成的方塊圖。卡諾圖的畫圖規則:任意兩個幾何位置相鄰的 最小項 之間,隻允許 一位變量 的取值不同。
14、在化簡的過程中,約束項可以根據需要看作 1 或 0 。
15、邏輯代數又稱為布爾 代數,數字邏輯中的有 與 , 或 , 非 基本邏輯運算。
16、邏輯函數有四種表示方法,它們分别是 真值表 、邏輯圖 、邏輯表達式和卡諾圖 。
18、數字信号的特點是在時間 上和幅度 上都是斷續變化的,其高電平和低電平常用1 和0 來表示。
19、在數字電路中,常用的計數制除十進制外,還有 二進制 、八進制 、 十六進制 。
20、(10110010. 1011)2=( 262. 54 )8=( B2. B )16。
21、( 35.4)8 =(011101.100)2 =(29. 5)10 =( 2D.8 )16=( 00101001.0101 )8421BCD。
22、(39. 75 )10=( 100111.11 )2=( 47.6 )8=( 72.C )16。
23、邏輯函數 F= A B CD 的反函數 F =
。
24、邏輯函數F=
B
D的反函數
= A
(C
) 。
25、邏輯代數運算的優先順序為 非 、 與 、 或
二、判斷正誤題
2、異或函數與同或函數在邏輯上互為反函數。 ( 對 )
3、8421BCD碼、2421BCD碼和餘3碼都屬于有權碼。 ( 錯 )
4、二進制計數中各位的基是2,不同數位的權是2的幂。 ( 對 )
3、每個最小項都是各變量相“與”構成的,即n個變量的最小項含有n個因子。( 對 )
4、因為邏輯表達式A B AB=A B成立,所以AB=0成立。 ( 錯 )
5、邏輯函數F=A
B
C B
已是最簡與或表達式。 ( 錯 )
6、利用約束項化簡時,将全部約束項都畫入卡諾圖,可得到函數的最簡形式。( 錯 )
7、卡諾圖中為1的方格均表示邏輯函數的一個最小項。 ( 對 )
8、在邏輯運算中,“與”邏輯的符号級别最高。 ( 錯 )
9、标準與或式和最簡與或式的概念相同。 ( 對 )
10、二極管和三極管在數字電路中可工作在截止區、飽和區和放大區。 ( 錯 )
11、8421 碼1001 比0001大。 ( 對 )
12、數字電路中用“1”和“0”分别表示兩種狀态,二者無大小之分。 ( 對 )
13、格雷碼具有任何相鄰碼隻有一位碼元不同的特性。 ( 對 )
14、在時間和幅度上都斷續變化的信号是數字信号,語音信号不是數字信号。( 錯 )
三、選擇題
1、邏輯函數中的邏輯“與”和它對應的邏輯代數運算關系為( B )。
A、邏輯加 B、邏輯乘 C、邏輯非
2、十進制數100對應的二進制數為( C )。
A、1011110 B、1100010 C、1100100 D、11000100
3、和邏輯式
表示不同邏輯關系的邏輯式是( B )。
A、
B、
C、
D、
4、數字電路中機器識别和常用的數制是( A )。
A、二進制 B、八進制 C、十進制 D、十六進制
5、以下表達式中符合邏輯運算法則的是( D )。
A、C·C=C2 B、1 1=10 C、0<1 D、A 1=1
6、A BC=( C )。
A、A B B、A C C、(A B)(A C) D、B C
7、在( D )輸入情況下,“與非”運算的結果是邏輯0。
A、全部輸入是0 B、任一輸入是0 C、僅一輸入是0 D、全部輸入是1
8、邏輯變量的取值1和0可以表示( ABCD )。
A、開關的閉合、斷開 B、電位的高、低 C、真與假 D、電流的有、無
9、求一個邏輯函數F的對偶式,可将F中的( ACD )。
A .“·”換成“ ”,“ ”換成“·” B、原變量換成反變量,反變量換成原變量
C、變量不變 D、常數中“0”換成“1”,“1”換成“0”
10、在( BCD )輸入情況下,“或非”運算的結果是邏輯0。
A、全部輸入是0 B、全部輸入是1
C、任一輸入為0,其他輸入為1 D、任一輸入為1
11、n個變量函數的最小項是( C )
A、n個變量的積項,它包含全部n個變量
B、n個變量的荷香,它包含n個變量
C、每個變量都以原、反變量的形式出現,且僅出現一次
D、N個變量的和項,它不包含全部變量
12、邏輯函數F=(A B)(A C)(A D)(A E)=( B )
A、AB AC AD AE B、A BCED
C、(A BC)(A DE) D、A B C D
13、表示最大的3位十進制數,需要( C )位二進制數
A 8 B 9 C 10 D 11
14、函數F=AB BC,使F=1的輸入ABC組合為( D )A.ABC=000 B.ABC=010 C.ABC=101 D.ABC=110
15、以下代碼中為無權碼的為( C D )。
A.8421BCD碼; B.5421BCD碼; C.餘三碼; D.格雷碼。
16、以下代碼中為恒權碼的為 ( A B )。
A.8421BCD碼; B. 5421BCD碼; C. 餘三碼; D. 格雷碼。
17、.一位十六進制數可以用( C )位二進制數來表示。
A.1; B.2; C.4; D.16。
18、十進制數25用 8421BCD 碼表示為 ( B )。
A.10 101; B.0010 0101; C.100101; D.10101。
19、與十進制數(53.5)10等值的數或代碼為 ( A B C D )。
A.(0101 0011. 0101)8421BCD; B.(35. 8)16; C.(110101. 1)2; D.(65. 4)8。
20、與
相等的表達式是( A )。
A、
B、
C、AB C D、
21、下列表達式中正确的是( D )。
A、1.0=1 B、1 0=0 C、1 A=A D、1 1=1
22、與
相等的表達式是( C )。
A、
B、
C、C D、
23、下列表達式中錯誤的是( C )。
A、A
=1 B、1 0=1 C、1 A=A D、1 1=1
24、 17的8位二進制反碼是( D )
A:11110001 B:11101111 C:01101111 D:00010001
25、-17的8位二進制補碼是( B )
A:11110001 B:11101111 C:01101111 D:00010001
26、三變量的全部最小項有( C )
A:3個 B:6個 C:8個 D:9個
27、下列說法不正确的是( C )
A:邏輯代數有與、或、非三種基本運算 B:任何一個複合邏輯都可以用與、或、非三種基本運算構成 C:異或和同或與與、或、非運算無關 D:同或和異或互為反運算 28、下列說法不正确的是( D )
A:同一個邏輯函數的不同描述方法之間可相互轉換 B:任何一個邏輯函數都可以化成最小項之和的标準形式 C:具有邏輯相鄰性的兩個最小項都可以合并為一項 D:任一邏輯函數的最簡與或式形式是唯一的
第2單元
一、填空題:
1、基本邏輯關系的電路稱為 邏輯門 ,其中最基本的有 與門 、 或門 和 非 門。常用的複合邏輯門有 與非 門、 或非 門、 與或非 門、 異或 門和 同或 門。
2、功能為“有0出1、全1出0”的門電路是 與非 門;具有“ 有1出1,全0出0 ”功能的門電路是或門;實際中集成 與非 門應用的最為普遍。
3、當外界幹擾較小時,TTL 與非 門閑置的輸入端可以 懸空 處理;TTL 或非 門不使用的閑置輸入端應與 地 相接;CMOS門輸入端口為“與”邏輯關系時,閑置的輸入端應接 高 電平,具有“或”邏輯端口的CMOS門多餘的輸入端應接 低 電平;即CMOS門的閑置輸入端不允許 懸空 。
4、三态門的三種狀态是指___0____、___1___、____高阻__。
5、TTL與非門的多餘輸入端懸空時,相當于輸入_____高____電平
二、判斷正誤題
1、所有的集成邏輯門,其輸入端子均為兩個或兩個以上。 ( 錯 )
2、根據邏輯功能可知,異或門的反是同或門。 ( 對 )
4、邏輯門電路是數字邏輯電路中的最基本單元。 ( 對 )
5、TTL和CMOS兩種集成電路與非門,其閑置輸入端都可以懸空處理。 ( 錯 )
6、74LS系列産品是TTL集成電路的主流,應用最為廣泛。 ( 對 )
7、TTL與非門的多餘輸入端可以接固定高電平。 ( 對 )
三、選擇題
1、具有“有1出0、全0出1”功能的邏輯門是( B )。
A、與非門 B、或非門 C、異或門 D、同或門
2、兩個類型的集成邏輯門相比較,其中( B )型的抗幹擾能力更強。
A、TTL集成邏輯門 B、CMOS集成邏輯門
3、CMOS電路的電源電壓範圍較大,約在( B )。
A、-5V~+5V B、3~18V C、5~15V D、+5V
4、( A )在計算機系統中得到了廣泛的應用,其中一個重要用途是構成數據總線。
A、三态門 B、TTL與非門 C、OC門
5、一個兩輸入端的門電路,當輸入為1 0時,輸出不是1的門電路為( C )。
A、與非門 B、或門 C、或非門 D、異或門
6、如圖所示,電路輸入與輸出間實現的功能是( A )。
A、與 B、或
C、與非 D、或非
7、如右圖所示,是由二極管構成的( B )。
A. 與門 B. 或門
C. 與非門 D. 或非門
8、TTL同或門和CMOS同或門比較,它們的邏輯功能一樣嗎? ( B )
A:一樣 B:不一樣 C:有時一樣,有時不一樣 D:不确定
3、試寫出圖2.48所示數字電路的邏輯函數表達式,并判斷其功能。(8分)
解:電路的邏輯函數表達式為:
列真值表:
A |
B |
C |
F |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
輸入變量中有兩個或兩個以上為1時,輸出才為1,因此電路功能為多數表決器電路。
第3單元 能力訓練檢測題
一、填空題:
1、能将某種特定信息轉換成機器識别的 二進 制數碼的 組合 邏輯電路,稱之為
編碼 器;能将機器識别的 二進 制數碼轉換成人們熟悉的 十進 制或某種特定信息的 組合 邏輯電路,稱為 譯碼 器;74LS85是常用的 組合 邏輯電路 譯碼 器。
2、在多數數據選送過程中,能夠根據需要将其中任意一路挑選出來的電路,稱之為
數據選擇 器,也叫做 多路 開關。
3、74LS147是 10 線— 4 線的集成優先編碼器;74LS148芯片是 8 線— 3 線的集成優先編碼器。
4、74LS148的使能端
為低電平 時允許編碼;當
1 時各輸出端及
、
均封鎖,編碼被禁止。
5、兩片集成譯碼器74LS138芯片級聯可構成一個 4 線— 16 線譯碼器。
6、LED是指 半導體 數碼管顯示器件。半導體數碼顯示器的内部接法有兩種形式:共 陽極 接法和共 陰極 接法。
7、組合邏輯電路的邏輯特點是,任意時刻的輸出狀态僅取決于該時刻的當前輸入狀态,而與信号作用前的電路無關。
8、兩二進制數相加時,不考慮低位的進位信号是 半 加器。
74LS138是3線—8線譯碼器,譯碼為輸出低電平有效,若輸入為A2A1A0=110時,輸出 應為 10111111 。
二、判斷正誤題
1、組合邏輯電路的輸出隻取決于輸入信号的現态。 ( 對 )
2、3線—8線譯碼器電路是三—八進制譯碼器。 ( 錯 )
3、已知邏輯功能,求解邏輯表達式的過程稱為邏輯電路的設計。 ( 對 )
4、編碼電路的輸入量一定是人們熟悉的十進制數。 ( 錯 )
5、74LS138集成芯片可以實現任意變量的邏輯函數。 ( 錯 )
6、組合邏輯電路中的每一個門實際上都是一個存儲單元。 ( 錯 )
7、共陰極結構的顯示器需要低電平驅動才能顯示。 ( 錯 )
8、隻有最簡的輸入、輸出關系,才能獲得結構最簡的邏輯電路。 ( 對 )
三、選擇題
1、下列各型号中屬于優先編碼器是( C )。
A、74LS85 B、74LS138 C、74LS148 D、74LS48
2、七段數碼顯示管TS547是( B )。
A、共陽極LED管 B、共陰極LED管 C、共陽極LCD管 D、共陰極LCD管
3、八輸入端的編碼器按二進制數編碼時,輸出端的個數是( B )。
A、2個 B、3個 C、4個 D、8個
4、四輸入的譯碼器,其輸出端最多為( D )。
A、4個 B、8個 C、10個 D、16個
5、當74LS148的輸入端
按順序輸入11011101時,輸出
為( C )。
A、101 B、010 C、001 D、110
6、譯碼器的輸入量是( A )。
A、二進制 B、八進制 C、十進制 D、十六進制
7、編碼器的輸出量是( A )。
A、二進制 B、八進制 C、十進制 D、十六進制
8、組合邏輯電路一般由( A )組合而成
A、門電路 B、觸發器 C、計數器 D、寄存器
9、以下哪個編碼不能是二-十進制譯碼器的輸入編碼( B )
A 0000 B 1010 C 1001 D 0011
10、8線—3線優先編碼器的輸入為I0—I7 ,當優先級别最高的I7有效時,其輸出
的值是( C )。
A.111 B. 010 C. 000 D. 101
11、十六路數據選擇器的地址輸入(選擇控制)端有( C )個。
A.16 B.2 C.4 D.8
12、已知74LS138譯碼器的輸入三個使能端(S1=1, S2 = S3=0)時,地址碼A2A1A0=011,則輸出 Y7 ~Y0是( C ) 。
A. 11111101 B. 10111111 C. 11110111 D. 11111111
13、 3線—8線譯碼器74HC138,當片選信号S1 S2 S3為()時,芯片被選通 ( B)
A:010 B:100 C:001 D:101
14、函數F=
當變量取值為( B )時,将不出現冒險現象
A:B=C=1 B:B=C=0 C:A=1,C=0 D:A=0,B=0
15、8線—3線優先編碼器74HC148輸入端I1、I5同時有效時輸出二進制數為 ( D )
A:101 B:100 C:001 D:010
16、 在下列邏輯電路中,不是組合邏輯電路的有 ( D )
A:譯碼器 B:編碼器 C:全加器 D:寄存器
17、一個8選一數據選擇器的數據輸入端有( D )
A:1 B:2 C:4 D:8
18、一個16選一的數據選擇器,其地址輸入(選擇控制輸入)端有( C )個
A:1 B:2 C:4 D:16
第4單元 能力訓練檢測題
一、填空題:
1、兩個與非門構成的基本RS觸發器的功能有 置0 、 置1 和 保持 。電路中不允許兩個輸入端同時為 低電平 ,否則将出現邏輯混亂。
2、通常把一個CP脈沖引起觸發器多次翻轉的現象稱為 空翻 ,有這種現象的觸發器是 鐘控的RS 觸發器,此類觸發器的工作屬于 電平 觸發方式。
3、為有效地抑制“空翻”,人們研制出了 邊沿 觸發方式的 主從型JK 觸發器和 維持阻塞型D 觸發器。
4、JK觸發器具有 置0 、 置1 、 保持 和 翻轉 四種功能。欲使JK觸發器實現
的功能,則輸入端J應接 高電平1 ,K應接 高電平1 。
5、D觸發器的輸入端子有 1 個,具有 置0 和 置1 的功能。
6、觸發器的邏輯功能通常可用 特征方程 、 狀态轉換圖 、 功能真值表 和 時序波形圖 等多種方法進行描述。
7、組合邏輯電路的基本單元是 門電路 ,時序邏輯電路的基本單元是 觸發器 。
8、JK觸發器的次态方程為 Qn 1=j Qn’ K’ Qn ;D觸發器的次态方程為 Qn 1= D 。
9、觸發器有兩個互非的輸出端Q和
,通常規定Q=1,
=0時為觸發器的 1 狀态;Q=0,
=1時為觸發器的 0 狀态。
10、兩個與非門組成的基本RS觸發器,正常工作時,不允許
0 ,其特征方程為
,約束條件為
。
11、同步RS觸發器,在正常工作時,不允許輸入端R=S= 1 ,其特征方程為
,約束條件為 SR=0 。
12、把JK觸發器 兩個輸入端子連在一起作為一個輸入 就構成了T觸發器,T觸發器具有的邏輯功能是 保持 和 翻轉 。
13、讓 T 觸發器恒輸入“1”就構成了T'觸發器,這種觸發器僅具有 翻轉 功能。
二、正誤識别題
1、僅具有保持和翻轉功能的觸發器是RS觸發器。 ( 錯 )
2、基本的RS觸發器具有“空翻”現象。 ( 錯 )
3、同步的RS觸發器的約束條件是:R+S=0。 ( 錯 )
4、JK觸發器的特征方程是:
。 ( 錯 )
5、D觸發器的輸出總是跟随其輸入的變化而變化。 ( 對 )
6、CP=0時,由于JK觸發器的導引門被封鎖而觸發器狀态不變。 ( 對 )
7、主從型JK觸發器的從觸發器開啟時刻在CP下降沿到來時。 ( 對 )
8、觸發器和邏輯門一樣,輸出取決于輸入現态。 ( 錯 )
9、維持阻塞D觸發器狀态變化在CP下降沿到來時。 ( 錯 )
三、選擇題
1、僅具有置“0”和置“1”功能的觸發器是( C )。
A、基本RS觸發器 B、鐘控RS觸發器
C、D觸發器 D、JK觸發器
2、由與非門組成的基本RS觸發器不允許輸入的變量組合
為( A )。
A、00 B、01 C、10 D、11
3、同步RS觸發器的特征方程是( D )。
A、
B、
C、
D、
4、僅具有保持和翻轉功能的觸發器是( B )。
A、JK觸發器 B、T觸發器 C、D觸發器 D、Tˊ觸發器
5、觸發器由門電路構成,但它不同門電路功能,主要特點是具有( C )
A、翻轉功能 B、保持功能 C、記憶功能 D、置0置1功能
6、TTL集成觸發器直接置0端
和直接置1端
在觸發器正常工作時應( C )
A、
=1,
=0 B、
=0,
=1
C、保持高電平“1” D、保持低電平“0”
7、按觸發器觸發方式的不同,雙穩态觸發器可分為( C )
A、高電平觸發和低電平觸發 B、上升沿觸發和下降沿觸發
C、電平觸發或邊沿觸發 D、輸入觸發或時鐘觸發
8、按邏輯功能的不同,雙穩态觸發器可分為( D )。
A、RS、JK、D、T等 B、主從型和維持阻塞型
C、TTL型和MOS型 D、上述均包括
9、為避免“空翻”現象,應采用( B )方式的觸發器。
A、主從觸發 B、邊沿觸發 C、電平觸發
10、為防止“空翻”,應采用( C )結構的觸發器。
A、TTL B、MOS C、主從或維持阻塞
11、JK 觸發器要時鐘信号的作用下,要使
,以下輸入端連線不能為( C )
A J=K=0 B J=Q,
C J=K=Q D J=Q,K=0
12、下列觸發器中有約束條件的是( A )
A、基本RS觸發器 B、邊沿D觸發器
C、主從JK觸發器 D、T觸發器
13、 對于JK觸發器,輸入J=0,K=1,CLK脈沖作用後,觸發器的次态應為( A )。
A:0 B:1 C:Q' D:不确定
14、觸發器的狀态轉換圖如下,則它是:( D )
A:T觸發器 B:SR觸發器 C:JK觸發器 D:D觸發器
15、欲使D觸發器按
工作,應使輸入D=( D )。
A:0 B: C:Q D:
16、采用主從結構的觸發器,則觸發方式為( B )
A:電平觸發方式 B:脈沖觸發方式 C:邊沿觸發方式 D:不确定
17、 對于JK觸發器已知Q=0,若要使Q*=1,則:( A )
A:J=0 ,K= 0 B:J=0 ,K= 1 C:J=1 ,K= 0 D:不确定 18、 T觸發器中,當T=1時,觸發器實現( C )功能。
A: 置1 B: 置0 C:計數 D:保持
19、下列觸發器中,沒有約束條件的是( D )
A:基本RS觸發器 B:主從RS觸發器
C:同步RS觸發器 D:邊沿D觸發器
20、對于JK觸發器,若J=K,則可完成( B )觸發器的邏輯功能
A:SR觸發器 B:T觸發器 C:D觸發器 D:T'觸發器
21、T觸發器的功能是( D )
A. 翻轉、置“0” B. 保持、置“1”
C. 置“1”、置“0” D. 翻轉、保持
第5單元 能力訓練檢測題
一、填空題
1、時序邏輯電路通常由 組合邏輯電路 和 存儲電路 兩部分組成。
2、根據時序邏輯電路按各位觸發器接受 時鐘脈沖控制 信号的不同,可分為 同 步時序邏輯電路和 異 步時序邏輯電路兩大類。
3、通常用 驅動方程 、 狀态方程 和 輸出方程 來描述時序邏輯電路。
4、時序邏輯電路按照各位觸發器觸發器的時鐘脈沖是否相同可分為 同步時序邏輯電路 和 異步時序邏輯電路 兩大類。
5、時序邏輯電路中僅有存儲電路輸出時,構成的電路類型通常稱為 莫爾 型時序邏輯電路;如果電路輸出除存儲電路輸出外,還包含組合邏輯電路輸出端時,構成的電路類型稱為 米萊 型時序邏輯電路。
6、可以用來暫時存放數據的器件稱為 寄存器 ,若要存儲4位二進制代碼,該器件必須有 4位 觸發器。
7、時序邏輯電路中某計數器中的無效碼若在開機時出現,不用人工或其它設備的幹預,計數器能夠很快自行進入 有效循環體 ,使無效碼不再出現的能力稱為 自啟動 能力。
8、若構成一個六進制計數器,至少要采用 三 位觸發器,這時構成的電路有 6 個有效狀态, 2 個無效狀态。
9、通常模值相同的同步計數器比異步計數器的結構 複雜 ,工作速度 快 。
10、用集成計數器CC40192構成任意進制的計數器時,通常可采用反饋 預置 法和反饋 清零 法。
11、寄存器分為____基本寄存器_____和_______移位寄存器______兩種。
二、判斷題
1、集成計數器通常都具有自啟動能力。 (對)
2、使用3個觸發器構成的計數器最多有8個有效狀态。 (對)
3、同步時序邏輯電路中各觸發器的時鐘脈沖CP不一定相同。 (錯)
4、利用一個74LS90可以構成一個十二進制的計數器。 (錯)
5、莫爾型時序邏輯電路,分析時可以不寫輸出方程。 (對)
6、十進制計數器是用十進制數碼“0~9”進行計數的。 (錯)
7、利用集成計數器芯片的預置數功能可獲得任意進制的計數器。 (對)
8、移位寄存器 74LS194 可串行輸入并行輸出,但不能串行輸入串行輸出。(×)
三、選擇題(每小題2分,共20分)
1、描述時序邏輯電路功能的兩個必不可少的重要方程式是( B )。
A、次态方程和輸出方程 B、次态方程和驅動方程
C、驅動方程和時鐘方程 D、驅動方程和輸出方程
2、用8421BCD碼作為代碼的十進制計數器,至少需要的觸發器個數是( C )。
A、2 B、3 C、4 D、5
3、按觸發器狀态轉換與時鐘脈沖CP的關系分類,計數器可分為( A )兩大類。
A、同步和異步 B、加計數和減計數 C、二進制和十進制
4、利用中規模集成計數器構成任意進制計數器的方法是( B )
A、複位法 B、預置數法 C、級聯複位法
5、在下列器件中,不屬于時序邏輯電路的是( C )
A、計數器 B、序列信号檢測器 C、全加器 D、寄存器
6、Mealy型時序邏輯電路的輸出( C )
A、隻與當前外部輸入有關 B、隻與電路内部狀态有關
C、與外部輸入和内部狀态都有關 D、與外部輸入和内部狀态都無關
7、時序邏輯電路中必須有( B )
A、輸入邏輯變量 B、時鐘信号 C、計數器 D、編碼器
8、某計數器的狀态轉換圖如下,
其計數的容量為( B )
A. 八 B. 五
C. 四 D. 三
9、如果要構成52進制的計數器,需要74LS160 A 片。
A. 2 B. 4 C. 5 D. 6
10、下圖時序邏輯電路是( D )
A:Moore型同步時序邏輯電路 B:Moore型同步時序邏輯電路
C:Mealy型同步時序邏輯電路 D:Mealy型異步時序邏輯電路 11、 8位移位寄存器,串行輸入時經( D )個脈沖後,8位數碼全部移入寄存器中。
A:1 B:2 C:4 D:8
12、構成一個五進制的計數器至少需要( C )個觸發器
A:5 B:4 C:3 D:2
13、下圖時序邏輯電路是( B )
A:Moore型同步時序邏輯電路 B:Moore型同步時序邏輯電路 C:Mealy型同步時序邏輯電路 D:Mealy型異步時序邏輯電路
14、下列說法正确的是( C )
A:時序電路中兩個相同的狀态叫等價狀态 B:時序電路中的兩個等價狀态在相同的輸入下輸出相同,但次态不同 C:時序電路中的兩個等價狀态在相同的輸入下輸出相同,次态也相同 D:時序電路中的兩個等價狀态在相同的輸入下輸出不同,但次态相同
15、下列說法正确的是( C )
A:時序邏輯電路某一時刻的電路狀态僅取決于電路該時刻的輸入信号 B:時序邏輯電路某一時刻的電路狀态僅取決于電路進入該時刻前所處的狀态 C:時序邏輯電路某一時刻的電路狀态不僅取決于當時的輸入信号,還取決于電路原來的狀态 D:時序邏輯電路通常包含組合電路和存儲電路兩個組成部分,其中組合電路是必不可少的 。
16、有一個左移移位寄存器,當預先置入1011後,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數據的移位過程是( A )。
A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000
C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111
第7單元 能力訓練檢測題
一、填空題:
1、一個存儲矩陣有64行、64列,則存儲容量為 4096 個存儲單元。
2、半導體存儲器按照存、取功能上的不同可分為 隻讀存儲器ROM 和 随機存取存儲器RAM 兩大類。其中 隻讀存儲器ROM 事先存入的信息不會因為下電而丢失;而 随機存取存儲器RAM 關閉電源或發生斷電時,其中的數據就會丢失。
3、RAM主要包括 地址譯碼器 、 存儲矩陣 和 讀/寫控制 電路三大部分。
4、ROM按照存儲信息寫入方式的不同可分為 固定 ROM、 可編程的 PROM、
可光擦除可編程 的EPROM和 可電擦除可編程 的E2PROM。
二、選擇題
1、一片容量為1024×4位的存儲器,表示有( C )個存儲單元。
A、1024 B、4 C、4096 D、8
2、隻能讀出不能寫入,但信息可永久保存的存儲器是( A )
A、ROM B、RAM C、PRAM
第9單元
1、555定時器不可以組成 D 。
A.多諧振蕩器 B.單穩态觸發器 C.施密特觸發器 D.JK觸發器
2、多諧振蕩器有----------------------------( C )
A. 兩個穩态 B. 一個穩态 C. 沒有穩态 D. 不能确定
3、多諧振蕩器可産生 B 。
A.正弦波 B.矩形脈沖 C.三角波 D.鋸齒波
4、以下各電路中,( B )可以産生脈沖定時。
A. 多諧振蕩器 B.單穩态觸發器
C.施密特觸發器 D.石英晶體多諧振蕩器
,更多精彩资讯请关注tft每日頭條,我们将持续为您更新最新资讯!