IT之家12月2日消息 根據WCCFTECH的報道,早在Skylake微架構發布時,英特爾就開始在HEDT系列處理器中調整其CPU的緩存結構。現在根據Geekbench的說法,英特爾即将發布的10nm Tiger Lake移動處理器也将進行類似的緩存結構調整。
據介紹,在Skylake-X的HDET處理器中,英特爾減少了L3緩存而增加了低延遲的L2緩存。在Tiger Lake-Y系列處理器中,英特爾可能會在L1、L2和L3緩存上帶來全面改進。以前,移動和桌面CPU采用的是相同的緩存結構,但是通過重新設計緩存,英特爾計劃提高移動CPU的效率。
根據Geekbench的數據,Tiger Lake-Y 有4個核心和8個線程。該芯片的特點是大大改變了緩存結構,每個核心擁有1,280KB的L2緩存,L2緩存總量達到了5,120KB,相比前代實現了400%的提升,除此之外L3高速緩存也總共增加了12MB。
在L1高速緩存方面,英特爾已經将L1指令高速緩存的大小提高到了48KB,但是L1數據高速緩存仍然是32KB。外媒預測,Tiger Lake有望帶來PCIe 4.0新特性和Intel Xe 核顯。
,更多精彩资讯请关注tft每日頭條,我们将持续为您更新最新资讯!