tft每日頭條

 > 知識

 > 存儲器工作原理

存儲器工作原理

知識 更新时间:2024-07-18 14:29:39

  1、這裡隻介紹動态存儲器(DRAM)的工作原理。動态存儲器每片隻有一條輸入數據線,而地址引腳隻有8條。為了形成64K地址,必須在系統地址總線和芯片地址引線之間專門設計一個地址形成電路。

  使系統地址總線信号能分時地加到8個地址的引腳上,借助芯片内部的行鎖存器、列鎖存器和譯碼電路選定芯片内的存儲單元,鎖存信号也靠着外部地址電路産生。

  2、當要從DRAM芯片中讀出數據時,CPU首先将行地址加在A0-A7上,而後送出RAS鎖存信号,該信号的下降沿将地址鎖存在芯片内部。

  接着将列地址加到芯片的A0-A7上,再送CAS鎖存信号,也是在信号的下降沿将列地址鎖存在芯片内部。然後保持WE=1,則在CAS有效期間數據輸出并保持。

  當需要把數據寫入芯片時,行列地址先後将RAS和CAS鎖存在芯片内部,然後,WE有效,加上要寫入的數據,則将該數據寫入選中的存貯單元。

  3、由于電容不可能長期保持電荷不變,必須定時對動态存儲電路的各存儲單元執行重讀操作,以保持電荷穩定,這個過程稱為動态存儲器刷新。PC/XT機中DRAM的刷新是利用DMA實現的。

  首先應用可編程定時器8253的計數器1,每隔1⒌12μs産生一次DMA請求,該請求加在DMA控制器的0通道上。當DMA控制器0通道的請求得到響應時,DMA控制器送出到刷新地址信号,對動态存儲器執行讀操作,每讀一次刷新一行。

更多精彩资讯请关注tft每日頭條,我们将持续为您更新最新资讯!

查看全部

相关知識资讯推荐

热门知識资讯推荐

网友关注

Copyright 2023-2024 - www.tftnews.com All Rights Reserved